vbat引脚有什么用
2024-11-19 14:30:58
晨欣小编
VCC
提供数字电路的电源。
GND
电路的接地端。
端口A (PA7..PA0)
类型: 8位双向I/O口,具有可编程的内部上拉电阻。
特性:
输出缓冲器对称,支持大电流输出和吸收。
在作为输入使用时,若使能内部上拉电阻,则端口被外部电路拉低时会输出电流。
系统复位期间,即使时钟未启动,端口A保持高阻状态。
其他功能: 端口A支持其他特殊功能,详见文档P69。
端口B (PB7..PB0)
类型: 8位双向I/O口,具有可编程的内部上拉电阻。
特性: 与端口A类似,在复位期间为高阻态。
其他功能: 可用于其他特殊功能,详见文档P70。
端口C (PC7..PC0)
类型: 8位双向I/O口,具有可编程的内部上拉电阻。
特性:
与端口A、B一致,复位时保持高阻态。
在ATmega103兼容模式下,端口C仅作为输出,复位后不为高阻态。
其他功能: 支持其他特殊功能,详见文档P73。
端口D (PD7..PD0)
类型: 8位双向I/O口,具有可编程的内部上拉电阻。
特性:
与端口A、B、C功能一致。
其他功能: 支持多种特殊功能,详见文档P74。
端口E (PE7..PE0)
类型: 8位双向I/O口,具有可编程的内部上拉电阻。
特性:
复位期间为高阻态。
其他功能: 详见文档P77。
端口F (PF7..PF0)
类型:
默认作为A/D转换器的模拟输入端。
不使用A/D转换器时可作为8位双向I/O口使用。
特性:
支持内部上拉电阻和大电流输出/吸收。
在JTAG接口使能时,特定引脚(PC7/TDI、PC5/TMS、PC4/TCK)上拉电阻激活。
其他功能:
JTAG接口支持。
ATmega103兼容模式下,端口F仅作为输入。
端口G (PG4..PG0)
类型: 5位双向I/O口,具有可编程的内部上拉电阻。
特性:
PG0=1
PG1=1
PG2=0
支持对称输出和吸收大电流。
在ATmega103兼容模式下,特定引脚作为外部存储器选通信号或32kHz振荡器输入使用,复位后部分引脚初始值为:
其他功能: 详见相关功能文档。
RESET
复位输入引脚:
持续时间超过最小门限时间的低电平信号将触发系统复位,详见P48表19。
持续时间小于门限的脉冲可能无法保证可靠复位。
XTAL1
反向振荡放大器和片内时钟操作电路的输入端。
XTAL2
反向振荡放大器的输出端。
AVCC
用途:
为端口F和A/D转换器提供电源。
连接要求:
不使用ADC时,直接连接到VCC。
使用ADC时,应通过低通滤波器连接到VCC。
AREF
A/D转换器的模拟基准输入引脚。
PEN
SPI串行编程模式的编程使能引脚:
上电复位期间保持低电平,芯片进入SPI串行编程模式。
在正常运行期间,此引脚无效。